• <sub id="h4knl"><ol id="h4knl"></ol></sub>
    <sup id="h4knl"></sup>
      <sub id="h4knl"></sub>

      <sub id="h4knl"><ol id="h4knl"><em id="h4knl"></em></ol></sub><s id="h4knl"></s>
      1. <strong id="h4knl"></strong>

      2. allegro常見問題解答

        時間:2024-07-16 19:58:05 EDA技術培訓 我要投稿
        • 相關推薦

        allegro常見問題解答

          allegro是Cadence 推出的先進 PCB 設計布線工具,下面小編準備了關于allegro常見問題解答,歡迎大家參考!

          1 無論哪個版本都經常出現自動退出,提示為非法操作,然后不能存盤,自動退出。(ALLEGRO)

          (出現這種情況,主要是操作系統方面的原因,ALLEGRO要求在英文NT或 WINDOWS 2000下使用.在中文WINDOWS 2000下,出錯概略提高許多。事實上,設計人員應充分使用Allegro的Autosave功能,以避免各種情況下引起的數據丟失。提示:Allegro在異常退出時,會在當前設計目錄下產生一個后綴為sav的文件。用Allegro打開該文件,另存為brd文件即可)

          2在ALLEGRO中,編輯焊盤時,經常會出現“執行程序錯誤”而退出程序,且沒有備份文件,導致之前的工作白費。

          (此問題14.1已經解決,而且同樣與操作系統有關)

          3 在從自動布線器(SPECCTRA)建軍回到ALLEGRO后,輸出表層的線、孔就與器件成為一個整體,移動器件時,線、孔就附在上面一起移動。

          (實際上,這個功能是Cadence應大多數用戶要求而添加上的,主要是為了方便移動器件的時候fanout后的引腿和via能跟著一起移動。如果你實在不愿意這么做,可以執行下面這個Skill程序解決,以后版本將會有選項供用戶選擇:

          ; The following Skill routine will remove invisible

          ; properties from CLINES and VIAS.

          ; The intent of this Skill program is to provide

          ; users with the ability of deleting the invisible

          ; properties that SPECCTRA/SPIF puts on. This will allow the moving

          ; of symbols without the attached clines/vias once the

          ; design is returned from SPECCTRA if the fanouts were originally

          ; put in during an Allegro session.

          ;

          ; To install: Copy del_cline_prop.il to any directory defined

          ; within your setSkillPath in your

          ; allegro.ilinit. Add a "load("del_cline_prop.il")"

          ; statement to your allegro.ilinit.

          ;

          ; To execute: Within the Allegro editor type "dprop" or

          ; "del cline props". This routine should

          ; only take seconds to complete.

          ;

          ; Deficiencies: This routine does not allow for Window or

          ; Group selection.

          ;

          ; WARRANTIES: NONE. THIS PROGRAM WAS WRITTEN AS "SHAREWARE" AND IS AVAILABLE AS IS

          ; AND MAY NOT WORK AS ADVERTISED IN ALL ENVIRONMENTS. THERE IS NO

          ; SUPPORT FOR THIS PROGRAM.

          ;

          ; Delete invisible cline/via properties.

          ;

          axlCmdRegister( "dprop" 'delete_cline_prop)

          axlCmdRegister( "del cline props" 'delete_cline_prop)

          (defun delete_cline_prop ()

          ;; Set the Find Filter to Select only clines

          (axlSetFindFilter ?enabled (list "CLINES" "VIAS")

          ?onButtons (list "CLINES" "VIAS"))

          ;; Select all clines

          (axlClearSelSet)

          (axlAddSelectAll) ;select all clines and vias

          (setq clineSet (axlGetSelSet))

          (axlDBDeleteProp clineSet "SYMBOL_ETCH") ;Remove the property

          (axlClearSelSet) ;unselect everything

          4.用貼片焊盤(type=single)做成的package,用toolspadstackmodify design padstack...編輯,發現type變成了blind/buried。為什么會這樣?

          (這是軟件顯示上的小漏洞,但是絲毫不影響使用,焊盤還是事實上的single)

          5.修改過焊盤后以同名保存(替換了原來的焊盤),但是用toolspadstackmodify design padstack...檢查用該焊盤做的package,發現仍舊是老焊盤,而事實上任何目錄中老焊盤都不存在了。既然allegro是要到pad_path中調用焊盤的,為什么會出現這種情況?

          (修改完焊盤之后, 需要update pad才能更新,因為Allegro是把相關的數據都納入到brd文件集中管理的)

          6.打開padstack editor就會出現這樣的提示:pad_designer:Can't open journal file。于是新做的焊盤無法保存,提示:failed to open file '#T001632.tmp'。

          (請檢查系統環境變量設置是否正確;另外所有路徑都不能使用漢字)

          7.AELLGRO中竟然無UNDO、REDO這種常用FUNC,讓人非常費解!!!

          (15.0版本將增加Undo、Redo功能)

          8,ALLEGRO中直接從庫中調的元件不能定義網絡及 Ref des。

          (是的。這樣一來可以保證你LAYOUT結果和原理圖目的是一致的,而不會因為不小心而出錯。一般我們不應該直接從庫中調元件,而應通過導入新的NETLIST來增加新元件.)

          9,公英制轉換偏差太大。

          (由于計算精度的限制,公英制的來回轉換會產生一定的累積誤差,因此在設計過程中,應盡量避免頻繁轉換公英制)

          10,對于顏色的設置不能EXPORT 顏色文件,每塊PCB都必須重新設置顏色。

          (Allegro沒有保存顏色表的功能,但是可以通過其他簡單的方法解決,如:調用Script功能;或著準備一個空板,里面只保存偏好的顏色設置,把網表Export到這個空板就可以了)

          11,Allegro里沒有對齊元件的功能。

          (后面版本的Allegro將會有對齊功能)

          12,垃圾文件太多,不知那些有用。

          (Cadence實際上極少產生垃圾文件,許多文件都是設計高速PCB所需要的。)

          13,Allegro步線抓焊盤的功能太弱,不能保證線段結束時連接在PIN的中心。

          (在Allegro右面的Control panel->Option中選擇:Snap to connect point,并請在布線時連到Pad前,右鍵選TOGGLE即可。如經常性出現此問題,可將TOGGLE設成快捷鍵方式)

          14,編輯Shape時,選擇Boundary還得十分小心,有一點重合都不行。

          (可以通過調整GRID來修改銅箔,這樣一來更容易)

          15.CCT布線時網絡不高亮;由ALLEGRO到CCT前布的線只能刪除,不能回退,不能自動優化鼠線.

          16.ALLEGRO:鼠線不能只顯示當前屏幕上的PIN的鼠線,全屏布線時高亮不明顯.

          (方法一:可以在setup->user preference->display中,勾選display_nohilitefont項,將高亮設為實線顯示;

          方法二:改變高亮顏色。點擊Hilight按鈕,右面控制面板的Option欄會提供可選擇的顏色表;

          方法三:使用Shadow Mode,明暗的對比度可以在Color and Visibility中的Shadow Mode項調整。)

        《&.doc》
        将本文的Word文档下载到电脑,方便收藏和打印
        推荐度:
        点击下载文档

        【allegro常見問題解答】相關文章:

        常見的cad問題解答10-17

        CAD的常見問題解答09-14

        cad常見問題解答09-18

        allegro的reuse功能操作步驟08-06

        法國留學常見問題解答08-28

        電子發票常見問題解答05-27

        SSAT考試常見問題解答09-17

        2016自考咨詢常見的問題解答05-11

        西藏旅游常見問題解答09-28

        留學新西蘭本科常見的問題解答09-24

        在线咨询
        国产高潮无套免费视频_久久九九兔免费精品6_99精品热6080YY久久_国产91久久久久久无码
      3. <sub id="h4knl"><ol id="h4knl"></ol></sub>
        <sup id="h4knl"></sup>
          <sub id="h4knl"></sub>

          <sub id="h4knl"><ol id="h4knl"><em id="h4knl"></em></ol></sub><s id="h4knl"></s>
          1. <strong id="h4knl"></strong>

          2. 中文字幕一区久久久久 | 中文字幕乱偷免费视 | 亚洲综合一区二区三区四 | 亚洲日韩在线观看 | 一区二区三区四少妇 | 日韩一区精品视频在线观看蜜桃 |

            allegro常見問題解答

              allegro是Cadence 推出的先進 PCB 設計布線工具,下面小編準備了關于allegro常見問題解答,歡迎大家參考!

              1 無論哪個版本都經常出現自動退出,提示為非法操作,然后不能存盤,自動退出。(ALLEGRO)

              (出現這種情況,主要是操作系統方面的原因,ALLEGRO要求在英文NT或 WINDOWS 2000下使用.在中文WINDOWS 2000下,出錯概略提高許多。事實上,設計人員應充分使用Allegro的Autosave功能,以避免各種情況下引起的數據丟失。提示:Allegro在異常退出時,會在當前設計目錄下產生一個后綴為sav的文件。用Allegro打開該文件,另存為brd文件即可)

              2在ALLEGRO中,編輯焊盤時,經常會出現“執行程序錯誤”而退出程序,且沒有備份文件,導致之前的工作白費。

              (此問題14.1已經解決,而且同樣與操作系統有關)

              3 在從自動布線器(SPECCTRA)建軍回到ALLEGRO后,輸出表層的線、孔就與器件成為一個整體,移動器件時,線、孔就附在上面一起移動。

              (實際上,這個功能是Cadence應大多數用戶要求而添加上的,主要是為了方便移動器件的時候fanout后的引腿和via能跟著一起移動。如果你實在不愿意這么做,可以執行下面這個Skill程序解決,以后版本將會有選項供用戶選擇:

              ; The following Skill routine will remove invisible

              ; properties from CLINES and VIAS.

              ; The intent of this Skill program is to provide

              ; users with the ability of deleting the invisible

              ; properties that SPECCTRA/SPIF puts on. This will allow the moving

              ; of symbols without the attached clines/vias once the

              ; design is returned from SPECCTRA if the fanouts were originally

              ; put in during an Allegro session.

              ;

              ; To install: Copy del_cline_prop.il to any directory defined

              ; within your setSkillPath in your

              ; allegro.ilinit. Add a "load("del_cline_prop.il")"

              ; statement to your allegro.ilinit.

              ;

              ; To execute: Within the Allegro editor type "dprop" or

              ; "del cline props". This routine should

              ; only take seconds to complete.

              ;

              ; Deficiencies: This routine does not allow for Window or

              ; Group selection.

              ;

              ; WARRANTIES: NONE. THIS PROGRAM WAS WRITTEN AS "SHAREWARE" AND IS AVAILABLE AS IS

              ; AND MAY NOT WORK AS ADVERTISED IN ALL ENVIRONMENTS. THERE IS NO

              ; SUPPORT FOR THIS PROGRAM.

              ;

              ; Delete invisible cline/via properties.

              ;

              axlCmdRegister( "dprop" 'delete_cline_prop)

              axlCmdRegister( "del cline props" 'delete_cline_prop)

              (defun delete_cline_prop ()

              ;; Set the Find Filter to Select only clines

              (axlSetFindFilter ?enabled (list "CLINES" "VIAS")

              ?onButtons (list "CLINES" "VIAS"))

              ;; Select all clines

              (axlClearSelSet)

              (axlAddSelectAll) ;select all clines and vias

              (setq clineSet (axlGetSelSet))

              (axlDBDeleteProp clineSet "SYMBOL_ETCH") ;Remove the property

              (axlClearSelSet) ;unselect everything

              4.用貼片焊盤(type=single)做成的package,用toolspadstackmodify design padstack...編輯,發現type變成了blind/buried。為什么會這樣?

              (這是軟件顯示上的小漏洞,但是絲毫不影響使用,焊盤還是事實上的single)

              5.修改過焊盤后以同名保存(替換了原來的焊盤),但是用toolspadstackmodify design padstack...檢查用該焊盤做的package,發現仍舊是老焊盤,而事實上任何目錄中老焊盤都不存在了。既然allegro是要到pad_path中調用焊盤的,為什么會出現這種情況?

              (修改完焊盤之后, 需要update pad才能更新,因為Allegro是把相關的數據都納入到brd文件集中管理的)

              6.打開padstack editor就會出現這樣的提示:pad_designer:Can't open journal file。于是新做的焊盤無法保存,提示:failed to open file '#T001632.tmp'。

              (請檢查系統環境變量設置是否正確;另外所有路徑都不能使用漢字)

              7.AELLGRO中竟然無UNDO、REDO這種常用FUNC,讓人非常費解!!!

              (15.0版本將增加Undo、Redo功能)

              8,ALLEGRO中直接從庫中調的元件不能定義網絡及 Ref des。

              (是的。這樣一來可以保證你LAYOUT結果和原理圖目的是一致的,而不會因為不小心而出錯。一般我們不應該直接從庫中調元件,而應通過導入新的NETLIST來增加新元件.)

              9,公英制轉換偏差太大。

              (由于計算精度的限制,公英制的來回轉換會產生一定的累積誤差,因此在設計過程中,應盡量避免頻繁轉換公英制)

              10,對于顏色的設置不能EXPORT 顏色文件,每塊PCB都必須重新設置顏色。

              (Allegro沒有保存顏色表的功能,但是可以通過其他簡單的方法解決,如:調用Script功能;或著準備一個空板,里面只保存偏好的顏色設置,把網表Export到這個空板就可以了)

              11,Allegro里沒有對齊元件的功能。

              (后面版本的Allegro將會有對齊功能)

              12,垃圾文件太多,不知那些有用。

              (Cadence實際上極少產生垃圾文件,許多文件都是設計高速PCB所需要的。)

              13,Allegro步線抓焊盤的功能太弱,不能保證線段結束時連接在PIN的中心。

              (在Allegro右面的Control panel->Option中選擇:Snap to connect point,并請在布線時連到Pad前,右鍵選TOGGLE即可。如經常性出現此問題,可將TOGGLE設成快捷鍵方式)

              14,編輯Shape時,選擇Boundary還得十分小心,有一點重合都不行。

              (可以通過調整GRID來修改銅箔,這樣一來更容易)

              15.CCT布線時網絡不高亮;由ALLEGRO到CCT前布的線只能刪除,不能回退,不能自動優化鼠線.

              16.ALLEGRO:鼠線不能只顯示當前屏幕上的PIN的鼠線,全屏布線時高亮不明顯.

              (方法一:可以在setup->user preference->display中,勾選display_nohilitefont項,將高亮設為實線顯示;

              方法二:改變高亮顏色。點擊Hilight按鈕,右面控制面板的Option欄會提供可選擇的顏色表;

              方法三:使用Shadow Mode,明暗的對比度可以在Color and Visibility中的Shadow Mode項調整。)